采用全數(shù)字化處理,基于中頻直接采樣的FPGA+DSP數(shù)字信號處理器設計,具有較高軟件無線電的技術程度,設備可靈活配置及軟件升級;支持多種調制體系和編碼標準;基帶數(shù)據(jù)采用LVDS傳輸和網(wǎng)絡傳輸。
調制與解調采用獨立模塊化封裝,1200MHz高中頻接口,與變頻器配合可適應C/X/KU/Ka等射頻頻段使用。
主要功能和性能
n 調制解調方式:BPSK、QPSK、OQPSK、可升級支持8PSK/16QAM/16APSK
n 符號率:4~400Msps,連續(xù)可變
n 中頻頻率與帶寬:1200±330MHz
n 載波捕獲范圍:±10KHz~±1MHz
n 同步門限:Eb/N0≤2dB
n 解調譯碼誤碼率損耗:小于1dB,Eb/N0相對于理論值
n 幀同步、解擾、CRC校驗
n 譯碼功能:
l Viterbi
l R-S譯碼
l LDPC
n 鋁合金模塊盒,外形尺寸250mm * 140mm * 60mm。